欢迎访问ic37.com |
会员登录 免费注册
发布采购

AK4382 参数 Datasheet PDF下载

AK4382图片预览
型号: AK4382
PDF下载: 下载PDF文件 查看货源
内容描述: 112分贝192kHz的24位DAC SCH [112dB 192kHz 24-BIT SCH DAC]
分类和应用:
文件页数/大小: 21 页 / 253 K
品牌: AKM [ ASAHI KASEI MICROSYSTEMS ]
 浏览型号AK4382的Datasheet PDF文件第5页浏览型号AK4382的Datasheet PDF文件第6页浏览型号AK4382的Datasheet PDF文件第7页浏览型号AK4382的Datasheet PDF文件第8页浏览型号AK4382的Datasheet PDF文件第10页浏览型号AK4382的Datasheet PDF文件第11页浏览型号AK4382的Datasheet PDF文件第12页浏览型号AK4382的Datasheet PDF文件第13页  
旭化成
[AK4382]
操作概述
n
系统时钟
外部时钟,这需要操作AK4382 ,是MCLK , LRCK和BICK 。主时钟( MCLK )
应与LRCK同步,但相位不是关键的。 MCLK的用于操作数字内插
过滤器和Δ-Σ调制器。有两种方法来设置的MCLK频率。在手动设置模式信息(ACK =
“0” :寄存器00H ) ,采样速度由DFS0 / 1 (表1)进行设置。 MCLK的各取样速度的频率被设定
自动。 (表2 〜 4)。在自动设置模式信息(ACK = “ 1 ” :默认值) ,作为MCLK频率自动检测
(表5) ,和内部主时钟变为适当的频率(表6) ,这是没有必要设置DFS0 / 1。
所有的外部时钟(MCLK , BICK和LRCK )应当总是存在每当AK4382是在正常操作
模式(PDN = “H”) 。如果不提供这些时钟,该AK4382可以得出过大的电流,因为该设备利用
国内动态刷新的逻辑。该AK4382应该由PDN = “ L”来复位提供threse钟后。如果
外部时钟不存在,则AK4382应在掉电模式(PDN = “L”) 。退出复位后,在
电等的AK4382是在省电模式下,直到MCLK和LRCK被输入。
DFS1
0
0
1
DFS0
0
1
0
采样率( FS )
普通模式
双速模式
四速模式
8kHz~48kHz
60kHz~96kHz
120kHz~192kHz
默认
表1.采样速度(手动设定模式)
LRCK
fs
32.0kHz
44.1kHz
48.0kHz
MCLK
256fs
8.1920MHz
11.2896MHz
12.2880MHz
384fs
12.2880MHz
16.9344MHz
18.4320MHz
512fs
16.3840MHz
22.5792MHz
24.5760MHz
768fs
24.5760MHz
33.8688MHz
36.8640MHz
BICK
64fs
2.0480MHz
2.8224MHz
3.0720MHz
表2.系统时钟实例(普通模式@Manual设定模式)
LRCK
fs
88.2kHz
96.0kHz
MCLK
128fs
11.2896MHz
12.2880MHz
192fs
16.9344MHz
18.4320MHz
256fs
22.5792MHz
24.5760MHz
384fs
33.8688MHz
36.8640MHz
BICK
64fs
5.6448MHz
6.1440MHz
表3.系统时钟示例(双速模式@Manual设定模式)
LRCK
fs
176.4kHz
192.0kHz
MCLK
128fs
22.5792MHz
24.5760MHz
192fs
33.8688MHz
36.8640MHz
BICK
64fs
11.2896MHz
12.2880MHz
表4.系统时钟范例(四速度模式@Manual设定模式)
MS0034-E-00
-9-
2000/7