ASAHI KASEI
[AK2303LV]
◆BCLK
PCMインターフェース用のデータ搬送クロックであるBCLKの周波数はレジスタにて選択されます。
BCLK 周波数選択レジスタ(アドレス:101 Bit:7,6)
CLKSEL[1:0]
BCLK 周波数
備考
00
01
10
11
Reserved
Reserved
2.048MHz
4.096MHz
Default 値
* レジスタ初期化時はBCLK=2.048MMHz(CLKSEL[1:0]=10)が選択されます。
◆PCMデータ入出力チャネル(B1 or B2)の指定
PCMインターフェース上のタイムスロット(Time slot#0~31(最大))にB1、B2入出力チャネルを割り当て、ま
たアナログチャネルのCH0,CH1をB1,B2チャンネルのどちらのPCMデータに割り当てるかを指定することに
より、4線アナログチャネルとPCMインターフェース上データスロットの指定を行います。
B1、B2入出力チャンネル・タイムスロット選択(アドレス:101 Bit:4~0)
TS[4:0]
Time slot
B1
B2
備考
Time-slot#0 の前半 8Bit
Time-slot#0 の後半 8Bit
初期値
00000
0
Time-slot#1 の前半 8Bit
Time-slot#X の前半 8Bit
Time-slot#31 の前半 8Bit
Time-slot#1 の後半 8Bit
Time-slot#X の後半 8Bit
Time-slot#31 の後半 8Bit
00001
1
X
00010~
11110
11111
31
Time slot Assignment
FS
Time slot#
TS#0
TS#1
TS#2
TS#3
TS#31(max)
DR/X
ex)
Default 時
B1
B2
B1
DR/X
ex)
B1
B2
TS[4:0]=2 設定時
チャンネル選択
CH0,CH1 入出力チャンネル選択(アドレス:100 Bit:6)
PCM
Analog
SEL2B
B1
B2
備考
Interface
Interface
初期値
0
1
CH0
CH1
CH1
CH0
Channe0
B1 B2
Channel 1
SEL2B
◆Frame Timing
MS0117-J-03
11
2012/01