欢迎访问ic37.com |
会员登录 免费注册
发布采购

ACT-5260PC-133P10C 参数 Datasheet PDF下载

ACT-5260PC-133P10C图片预览
型号: ACT-5260PC-133P10C
PDF下载: 下载PDF文件 查看货源
内容描述: ACT5260 64位超标量微处理器 [ACT5260 64-Bit Superscaler Microprocessor]
分类和应用: 外围集成电路微处理器时钟
文件页数/大小: 8 页 / 122 K
品牌: AEROFLEX [ AEROFLEX CIRCUIT TECHNOLOGY ]
 浏览型号ACT-5260PC-133P10C的Datasheet PDF文件第2页浏览型号ACT-5260PC-133P10C的Datasheet PDF文件第3页浏览型号ACT-5260PC-133P10C的Datasheet PDF文件第4页浏览型号ACT-5260PC-133P10C的Datasheet PDF文件第5页浏览型号ACT-5260PC-133P10C的Datasheet PDF文件第6页浏览型号ACT-5260PC-133P10C的Datasheet PDF文件第7页浏览型号ACT-5260PC-133P10C的Datasheet PDF文件第8页  
ACT5260
64位超标量微处理器
特点
s
s
s
s
s
全军事化QED RM5260微处理器
双发射超标量QED RISCMark
- 可以发出1
每个周期的整数和一个浮点指令
微处理器 - 可以发出一个整型和一个
每个周期的浮点指令
q
100 , 133和150MHz的频率( 200MHz的未来选项)
咨询工厂的最新速度
q
260 Dhrystone2.1 MIPS
q
SPECInt95 4.8 。 SPECfp95 5.1
高性能系统接口R4600兼容,
R4700和R5000
q
64位复用系统地址/最佳数据总线
价格/性能高达100 MHz的工作频率
q
高性能写协议未缓存的最大化
写入带宽
q
工作在2输入系统时钟乘法器通过8
q
5V容限I / O的
q
IEEE 1149.1 JTAG边界扫描
集成的片上高速缓存 - 高达3.2Gbps的内部数据传输率
q
16KB指令 - 2路组相联
q
16KB数据 - 2路组相联
q
事实上,索引,物理标记
q
回写式和直写在每页的基础
q
第一次双数据高速缓存未命中的管道重新启动
集成的内存管理单元
q
完全关联的联合TLB (由I和D的翻译共享)
q
48双项映射96页
q
可变页面大小( 4KB到16MB的4倍递增)
s
s
s
s
s
s
s
s
嵌入式电源去耦电容和PLL滤波器
组件
高性能浮点单元 - 高达400 MFLOPS
q
单周期重复率,常见的单精度
操作和一些双精度运算
q
两个周期重复率双精度乘法和
双精度结合乘加运算
q
单周期重复率的单精度相结合
乘加操作
MIPS IV指令集
q
浮点乘加指令增加
在信号处理和图形性能
应用
q
有条件的举措来减少分支频率
q
索引寻址模式(寄存器+寄存器)
嵌入式应用增强功能
q
专用DSP整数乘法累加指令
3操作数乘法指令
q
I和D高速缓存锁定了一套
q
对于中断可选专用的异常向量
全静态CMOS设计,具有掉电逻辑
q
待机功率降低模式WAIT指令
q
5瓦的典型电压为3.3V ,低于175毫瓦的待机
208引脚CQFP ,腔式封装( F17 )
208引脚CQFP ,倒足迹( F24 ) ,意在复制
商业QED足迹
(咨询工厂)
179针PGA封装(未来
产品)
(P10)
框图
锁相环
数据集
数据标签的
存储缓冲器
DTLB物理
数据标签B
指令选择
SYS AD
指令集
整数指令寄存器
写缓冲器
读缓冲器
数据集B
指示标记B
DBUS
FPIBus
控制
标签
浮点数
注册网络文件
解包/包装机
浮点控制
奥克斯标签
负载定位仪
联合TLB
整数寄存器文件
整数/地址加法器
整数控制
协处理器0
DVA
系统/内存
控制
IVA
数据TLB虚拟
IntIBus
地址缓冲器
指令标签的
ITLB物理
指令集B
FP指令寄存器
浮点数
MADD , ADD,SUB , CVT
DIV ,开方
移位/存储定位仪
逻辑单元
安博
PC增量
科加法
指令TLB虚拟
整数乘法,除法
程序计数器
eroflex电路技术 - RISC TurboEngines对于未来© SCD5260 REV A 99年3月29日