ADV7172/ADV7173
3.3 V时序规范
参数
MPU端口
3, 4
SCLOCK频率
SCLOCK高脉冲宽度,T
1
SCLOCK低脉宽,T
2
保持时间(起始条件) ,T
3
建立时间(启动条件) ,T
4
数据建立时间,t
5
SDATA , SCLOCK上升时间,t
6
SDATA , SCLOCK下降时间,t
7
建立时间(停止条件) ,T
8
模拟输出
3, 5
模拟输出延迟
DAC模拟输出偏斜
时钟和
PIXEL港
4, 5, 6
f
时钟
时钟高电平时间,t
9
时钟低电平时间,t
10
数据建立时间,t
11
数据保持时间,t
12
控制设置时间,t
11
控制保持时间,t
12
数字输出访问时间,t
13
数字输出保持时间,t
14
流水线延迟,T
15
图文电视港口
3, 4, 7
数字输出访问时间,t
16
数据建立时间,t
17
数据保持时间,t
18
复位控制
3, 4
RESET
低电平时间
(V
AA
= +3.0 V–3.6 V
1
, V
REF
= 1.235 V ,R
SET1,2
= 600
另有说明)。
。所有规格牛逼
民
给T
MAX2
除非
典型值
最大
400
单位
千赫
µs
µs
µs
µs
ns
ns
ns
µs
ns
ns
条件
民
0
0.6
1.3
0.6
0.6
100
在此期间后,产生的第一时钟
与重复启动条件。
300
300
0.6
7
0
27
8
8
4.0
5
5
3
20
12
37
23
2
6
3
兆赫
ns
ns
ns
ns
ns
ns
ns
ns
时钟周期
ns
ns
ns
ns
笔记
1
最大/最小规格都保证在这个范围内。最大/最小值是典型的在3.0 V至3.6 V范围内。
2
温度范围T
民
给T
最大
: 0 ° C至+ 70°C 。
3
TTL输入的值是0至3伏,与输入上升/下降时间
≤
3纳秒时,10 %和90%点之间测量的。定时基准点的50% ,用于输入和
输出。模拟输出负载
≤
10 pF的。
4
通过特性保证。
5
从时钟的上升沿到的满量程转换的50%点的50 %点处测得的输出延迟。
6
像素端口包括以下内容:
像素输入:
P7–P0
像素控制:
HSYNC ,
FIELD / VSYNC ,
空白, VSO , CSO_HSO ,
钳
时钟输入:
时钟
7
图文电视端口包括以下内容:
图文电视输出:
TTXREQ
图文电视输入:
TTX
特定网络阳离子如有更改,恕不另行通知。
REV 。一
–7–