欢迎访问ic37.com |
会员登录 免费注册
发布采购

ADV7125JST240 参数 Datasheet PDF下载

ADV7125JST240图片预览
型号: ADV7125JST240
PDF下载: 下载PDF文件 查看货源
内容描述: CMOS , 330 MHz三通道,8位高速视频DAC [CMOS, 330 MHz Triple 8-Bit High Speed Video DAC]
分类和应用:
文件页数/大小: 12 页 / 254 K
品牌: AD [ ANALOG DEVICES ]
 浏览型号ADV7125JST240的Datasheet PDF文件第4页浏览型号ADV7125JST240的Datasheet PDF文件第5页浏览型号ADV7125JST240的Datasheet PDF文件第6页浏览型号ADV7125JST240的Datasheet PDF文件第7页浏览型号ADV7125JST240的Datasheet PDF文件第8页浏览型号ADV7125JST240的Datasheet PDF文件第10页浏览型号ADV7125JST240的Datasheet PDF文件第11页浏览型号ADV7125JST240的Datasheet PDF文件第12页  
ADV7125
电路描述和操作
该ADV7125包含三个8位DAC ,具有三个输入
通道,每个通道包含一个8位寄存器。还集成
板的部分是一个参考放大器。 CRT控制功能
空白
SYNC
集成在主板上ADV7125 。
数字输入
像素数据(色彩信息) R0 - R7 , G0 - G7的24位,
和B0 -B7被锁存到器件上的上升沿
每个时钟周期。该数据呈现给3个8位DAC
然后转换为三个模拟(RGB)的输出波形
(参见图2) 。
时钟
数字输入
( R7 - R0 , G7 - G0 , B7 -B0 ,
SYNC , BLANK )
模拟输出
( IOR , IOR , IOB
IOR , IOG , IOB )
空白
SYNC
功能允许的编码
这些视频同步信号到RGB视频输出。
这是通过添加适当的加权电流源进行
到模拟输出,如由逻辑电平来确定
空白
SYNC
数字输入。图3示出了该模拟
输出时, ADV7125的RGB视频波形。的影响
SYNC
空白
在模拟视频波形示出。
表我对细节的模拟输出所产生的影响
空白
同步。
所有这些数字输入指定接受TTL逻辑电平。
时钟输入
数据
在ADV7125的时钟输入端通常是像素时钟
率系统。它也被称为点速率。该点率,
因而所需的时钟频率,将被确定
屏幕上的分辨率,根据以下公式:
点率
= (卧式
RES )
×
(垂直
RES )
×
(刷新
率) / (回扫系数)
卧式RES
=像素数/行
垂直RES
=行数/帧
刷新率
=水平扫描率。这是所使用的速率
屏幕必须刷新,通常为60赫兹逐行扫描
系统或30Hz的隔行系统。
回扫系数
=总空白时间因素。这是考虑到
该显示器被消隐总量的一定比例
每个帧的持续时间(例如, 0.8) 。
图2的视频数据输入/输出
该ADV7125具有锁存两个附加的控制信号
以类似的方式将模拟视频输出。
空白
SYNC
各自锁存时钟的上升沿来保持
有像素的数据流的同步。
RED , BLUE
mA
18.62
V
0.7
绿色
mA
26.67
V
1.000
白电平
100 IRE
0
0
8.62
0.3
空白
水平
43 IRE
0
0
SYNC
水平
笔记
1.产出连接到双端接75负载。
2. V
REF
= 1.235V ,R
SET
= 530 .
3. RS - 343A水平和公差担当起所有级别。
图3. RGB视频输出波形
表一,视频输出真值表(R
SET
= 530
Ω,
R
负载
= 37.5
Ω)
描述
白电平
视频
视频
空白
黑电平
BLACK到
空白
空白
水平
SYNC
水平
IOG (毫安)
26.67
视频+ 8.05
视频
8.05
0
8.05
0
IOG
(MA )
0
18.62 - 视频
18.62 - 视频
18.62
18.62
18.62
18.62
IOR / IOB
18.62
视频
视频
0
0
0
0
IOR / IOB
0
18.62 - 视频
18.62 - 视频
18.62
18.62
18.62
18.62
SYNC
1
1
0
1
0
1
0
空白
1
1
1
1
1
0
0
DAC输入数据
FFH
数据
数据
00H
00H
XXH
XXH
第0版
–9–