欢迎访问ic37.com |
会员登录 免费注册
发布采购

ADSP-21062KS-160 参数 Datasheet PDF下载

ADSP-21062KS-160图片预览
型号: ADSP-21062KS-160
PDF下载: 下载PDF文件 查看货源
内容描述: ADSP- 2106x SHARC DSP单片机系列 [ADSP-2106x SHARC DSP Microcomputer Family]
分类和应用:
文件页数/大小: 48 页 / 368 K
品牌: AD [ ANALOG DEVICES ]
 浏览型号ADSP-21062KS-160的Datasheet PDF文件第1页浏览型号ADSP-21062KS-160的Datasheet PDF文件第2页浏览型号ADSP-21062KS-160的Datasheet PDF文件第3页浏览型号ADSP-21062KS-160的Datasheet PDF文件第4页浏览型号ADSP-21062KS-160的Datasheet PDF文件第6页浏览型号ADSP-21062KS-160的Datasheet PDF文件第7页浏览型号ADSP-21062KS-160的Datasheet PDF文件第8页浏览型号ADSP-21062KS-160的Datasheet PDF文件第9页  
ADSP-21062/ADSP-21062L
片外存储器和外设接口
在ADSP- 21062的外部端口提供了处理器的接口
面对片外存储器和外设。 4 gigaword场外
芯片的地址空间中包含的ADSP- 21062的统一
地址空间。独立的片上总线,用于PM地址,
PM数据, DM地址, DM数据, I / O地址和I / O
数据是在外部端口复用,以创建一个外部
用一个32位的地址总线和单个的48位系统总线
(或32位)的数据总线。
寻址的外部存储装置是由片上容易
的高位地址线,以产生存储体解码
选择信号。也为简化生成独立的控制线
plified解决了页面模式的DRAM 。在ADSP- 21062
提供可编程存储器的等待状态和外部
内存承认管制,允许接口以DRAM
与变量访问外设,保持和禁用时间
要求。
主处理器接口
包括DMA传输完成时产生中断
和DMA链接自动链接的DMA传输。
串口
在ADSP- 21062具有两个同步串行端口
提供一种廉价的界面到各种各样的数字和
混合信号的外围设备。串行端口可以工作
全时钟速率的处理器的,为每个与一个最强
40 Mbit / s的妈妈的数据速率。独立的发送和接收
函数提供了串行通信更大的灵活性。
串口的数据可以自动传送到距离
芯片通过DMA内存。每个串口提供TDM
多通道模式。
串行端口可以与小端或大端操作
传输格式,与字长3位可选
32位。他们提供可选择的同步和传输
模式以及可选的
μ律
或A - law压扩。串行
端口的时钟和帧同步信号可以是内部或外部
产生的。
在ADSP- 21062的主机接口,可方便连接
标准微处理器总线, 16位和32位,以
很少的附加硬件。在异步传输
速度可达处理器的全时钟速率的支持。
主机接口是通过ADSP- 21062的克斯特访问
最终端口,是内存映射到统一的地址空间。
可用于主机接口四个通道的DMA ;代码
和数据传输来实现具有低软件开销。
主处理器要求ADSP- 21062的外部总线
与主机总线请求(HBR ),主机总线授权( HBG ) ,并
准备就绪( REDY )信号。主机可以直接读取和写入
在ADSP- 21062的内部存储器,并且可以访问的DMA
通道设置和邮箱寄存器。向量中断支持
提供主机命令的有效执行。
DMA控制器
在ADSP- 21062提供量身定制到多强大的功能
处理器DSP系统。统一的地址空间(见
图4),允许直接处理器间的每一个访问ADSP-
21062的内部存储器。分布式总线仲裁逻辑
包含在芯片上的系统操作简单,无缝连接
含有至多6 ADSP- 21062s和一个主处理器。主
处理器切换招致额外开销的一个周期。公共汽车
仲裁可选择为固定或旋转的优先级。总线锁定
允许不可分割
读 - 修改 - 写
序列信号量。一
向量中断提供了一种用于处理器间的命令。马克西 -
用于处理器之间数据传输的妈妈吞吐量为240兆字节/秒
在链路上的端口或外部端口。
广播写道:
让simulta-
neous发送数据到所有的ADSP- 21062s ,可用于
实现反射信号量。
链路端口
在ADSP- 21062的片上DMA控制器允许零
开销数据传输,无需处理器干预。该
DMA控制器独立运行无形的
处理器内核,允许DMA操作的发生,而
芯被同时执行其程序指令。
DMA传输可以发生之间的ADSP- 21062的内部
存储器和任一外部存储器,外围设备或一个
主处理器。 DMA传输也可以的发生
ADSP- 21062的内部存储器和串行端口或链路
端口。外部存储器和外部之间的DMA传输
外围设备是另一种选择。外部总线填塞
16位,32位或48位的字是在DMA传输完成。
可在ADSP- 21062 - 2个10通道的DMA
经由链路端口,4个通过串行端口和4经由
处理器的外部端口(适用于主处理器,其他
ADSP- 21062s ,内存或I / O传输) 。另外四个
链接端口DMA通道与串口1和共享
外部端口。程序可以被下载到ADSP-
21062采用DMA传输。异步芯片外peripher-
ALS可以使用DMA请求控制两个DMA通道/
格兰特线( DMAR1-2 ,
DMAG1-2
) 。其他的DMA功能
在ADSP- 21062功能可提供额外6个4位链路端口
tional I / O能力。该链路端口的时钟频率每两次
周期内每一个允许每个周期传送8位数据。链接
I / O端口是用于点至点处理器间特别有用
在多处理器系统进行通讯。
链路端口可以独立地和同时操作,
具有最大吞吐量240兆字节/秒的数据。连接端口
数据被打包成32位或48位的字,并可以直接读
由核心处理器或DMA传送到片上存储器。
每个链路端口具有其自己的双缓冲的输入和输出
寄存器。时钟/应答握手用于控制连接端口
接送。接送可编程为发送或
领取。
引导程序
在ADSP- 21062的内部存储器可在引导
系统上电时,从任一个8位的EPROM中,主机proces-
SOR ,或通过链接的港口之一。选择开机
源是由控制
血粉
(引导存储器选择)
EBOOT ( EPROM引导) ,以及LBOOT (连接/主机引导)引脚。
32位和16位主处理器可用于引导。
版本C
–5–