欢迎访问ic37.com |
会员登录 免费注册
发布采购

AD9201ARS 参数 Datasheet PDF下载

AD9201ARS图片预览
型号: AD9201ARS
PDF下载: 下载PDF文件 查看货源
内容描述: 双通道, 20 MHz的10位分辨率的CMOS ADC [Dual Channel, 20 MHz 10-Bit Resolution CMOS ADC]
分类和应用:
文件页数/大小: 20 页 / 434 K
品牌: AD [ ANALOG DEVICES ]
 浏览型号AD9201ARS的Datasheet PDF文件第4页浏览型号AD9201ARS的Datasheet PDF文件第5页浏览型号AD9201ARS的Datasheet PDF文件第6页浏览型号AD9201ARS的Datasheet PDF文件第7页浏览型号AD9201ARS的Datasheet PDF文件第9页浏览型号AD9201ARS的Datasheet PDF文件第10页浏览型号AD9201ARS的Datasheet PDF文件第11页浏览型号AD9201ARS的Datasheet PDF文件第12页  
AD9201
10
0
–10
–20
–30
我道
–40
–50
–60
–70
–80
–90
–100
–110
–120
0.0E+0 1.0E+6 2.0E+6 3.0E+6 4.0E+6 5.0E+6 6.0E+6 7.0E+6 8.0E+6 9.0E+6 10.0E+6
基金
该AD9201还包括一个片上带隙基准和
基准电压缓冲。基准电压缓冲转移地面简称
参照使用水平更适合的内部电路
该转换器的。这两款转换器共享相同的参考
基准电压缓冲。该方案提供了最佳的增益
该转换器之间的匹配,同时最大限度地减少
通道与通道之间的串扰。 (参见图16 )
2ND
3RD
4TH
9TH
5TH
8TH
6TH
7TH
每个A / D转换器有它自己的输出锁存器,它会更新
在输入时钟的上升沿。逻辑多路复用器,连续的
通过SELECT引脚控制,它决定了通道
传递到数字输出管脚。输出驱动器具有自己的
自己的电源( DVDD ) ,允许部分被接口到
各种逻辑系列。该输出可以被放置在高
使用片选引脚阻抗状态。
的AD9201在其电源电压的极大灵活性。该
模拟和数字电源可以从2.7 V至5.5 V,
彼此独立的。
模拟量输入
10
0
–10
–20
–30
Q通道
–40
–50
–60
–70
–80
–90
–100
–110
–120
0.0E+0 1.0E+6 2.0E+6 3.0E+6 4.0E+6 5.0E+6 6.0E+6 7.0E+6 8.0E+6 9.0E+6 10.0E+6
基金
2ND
4TH
3RD
5TH
6TH
7TH 8TH
9TH
图16示出的等效电路结构的模拟
在A / D转换器中的一个的输入。 PMOS源跟随
从电荷反冲问题缓冲模拟输入管脚
通常与开关电容ADC输入相关struc-
作上。这产生了非常高的输入阻抗的一部分,
允许它被有效地从高阻抗源来驱动。
这意味着, AD9201甚至可以直接由一个驱动
无源抗混叠滤波器。
I和Q信道的图15中同时处理
(差分输入)
工作原理
伊通社
卜FF器
ADC
CORE
+ FS
极限
· FS
极限
产量
SHA
在AD9201集成了两个A / D转换器,两路模拟量输入
缓冲器,内部基准和基准缓冲器,以及输出
把多路复用器。为清楚起见,此数据表是指两个
转换为“ I”和“问: ”这两个A / D转换器simulta-
neously样品上的上升沿其各自的输入
输入时钟。两个转换器分发的转换操作
化过几个较小的A / D转换的子块,提炼转换
具有逐渐更高的精度,因为它传递从结果
舞台上演。作为分布式转换的结果,
每个转换器需要的1023比较器的一小部分
在传统的闪光型的10位ADC使用。样本和保持
在每个阶段的功能允许第一阶段也能操作
上一个新的输入采样吃而以下阶段继续
以前的处理样品。这将导致一种“流水线处理”
当输入样本之间的3个时钟周期的延迟
取并当相应的ADC输出被更新为
输出寄存器。
的AD9201集成输入缓冲放大器来驱动
转换器的模拟输入。在大多数应用中,这些
输入放大器,无需外部运算放大器的
输入信号。输入结构是全差分的,但
SHA共模响应已经被设计为允许
转换器易于适应单端或differ-
无穷区间的输入信号。这种不同的结构使得部分
能容纳宽范围的输入信号的。
Iinb
卜FF器
+ FS极限=
V
REF
+V
REF/2
-FS LIMIT =
V
REF
–V
REF/2
V
REF
图16.等效电路AD9201模拟输入
缓冲器内的源极跟随器还提供了一个电平移位
函数约为1V ,使AD9201以接受
输入或低于地面。这种结构的一个结果是
该失真将导致如果模拟输入接近
正电源。为了获得最佳的高频失真perfor-
曼斯,模拟输入信号应居中,根据
图29 。
模拟输入引脚的电容负载为4 pF到了
模拟电源( AVSS , AVDD ) 。
满量程的设定值可以根据下面的计算
算法(V
REF
可以在内部或外部产生的) :
–F
S
= (V
REF
– V
REF
/2)
+F
S
= (V
REF
+ V
REF
/2)
V
跨度
= V
REF
–8–
Rev. D的