AD8582
图5和图中的典型性能特征6节
化提供输出摆幅性能信息近
接地与满刻度作为负荷的函数。除了电阻
略去负载驱动能力,放大器也被仔细
设计特点是高达500 pF的电容负载
驱动能力。
参考科
在所使用的轨到轨输出放大器的一个优点
AD8582是广泛可用的电源电压。的部分是
完全指定,并从测试了温度操作
4.75 V至5.25 V.如果降低线性度和电流源
近满刻度能力是可以容忍的,操作
AD8582可降低到4.3伏。最低operat-
荷兰国际集团的电源电压与负载电流的情节,在图1中,亲
国际志愿组织的信息低于V操作
DD
= +4.75 V.
定时和控制
内部2.5 V曲率校正带隙参考电压进行
ENCE的激光调整为初始精度,低温度
TURE系数。由附图中产生的电压是
可在V
REF
引脚。因为V
REF
不旨在带动EX-
连接外部负载,它必须被缓冲。相当于发射器跟着
在V低输出电路
REF
销示于图3 。
绕过V
REF
引脚将改善噪声性能;然而
以往,不正确操作所需的旁路。图8
显示的宽带噪声性能。
电源
在AD8582的功耗非常低是直接重新
SULT的电路优化设计,采用采用CBCMOS工艺。
通过使用CMOS的低功率特性
逻辑,以及低噪声,互补的紧密匹配
双极晶体管良好的模拟的精度。
对于功耗敏感的应用,重要的是
注意, AD8582的内部功率消耗是
强烈地依赖于实际的逻辑输入电压电平
目前在DB0 - DB11 ,
CS , A / B ,
MSB ,
LDA ,六味地黄丸
和
RST
销。因为这些输入是标准CMOS逻辑struc-
Tures的贡献,他们的静态功耗取决于
实际驾驶逻辑V
OH
和V
OL
电压电平。在图中
图9示出了总的AD8582电源电流作为效果
函数的输入逻辑电压的实际值。形成机制
吸收的敷料,以达到最佳散热采用CMOS逻辑与
TTL提供了在静态下最小耗散。 A V
INL
=
0 V的DB0-11引脚提供最低的待机功耗
为1 mA的典型用+5 V电源。
与任何模拟系统,则建议的AD8582
电源被包含在同一台PC卡上绕过
该芯片。图10显示了电源抑制与频
昆西的表现。这应该考虑到当
使用较高频率的开关型电源与
100 kHz和更高的纹波频率。
输入寄存器是触发电平,并获得从该数据
在时间周期期间,当数据总线
CS
是低的。输入稳压
存器选择由确定的
A / B
选择管脚,见表一。
的完整描述。当
CS
变为高电平时,该数据是
锁存到寄存器,并一直保持到
CS
返回低电平。该
所需的数据的最小时间出现在总线上
前
CS
回报高被称为数据建立时间(t
DS
)观察
在时序图。数据保持时间(t
DH
)是量
的数据具有后保持总线上的时间
CS
云
高。由AD8582提供了高速定时提供
为所有,但最快的直接接口,无等待状态
微处理器。
从输入寄存器中的数据被传输给DAC稳压
存器的有源低
LDA
和
六味地黄丸
销。如果这些输入
绑在一起,一个逻辑输入可进行双缓冲
更新的DAC寄存器,从而同时
改变模拟输出电压为一个新值。如果
LDA
和
六味地黄丸
销有线低,它们变为透明。在这
模式下的输入寄存器的数据将直接控制输出
电压。请参阅控制逻辑的真相
表一个COM
完整的描述。
单极性输出操作
这是操作中的AD8582的基本模式。该
AD8582已被设计来驱动负载低至820Ω在杆
等位基因与500 pF的。该代码表对于此操作示于
表II中。
表II中。单极性码表
十六进制
在DAC数
注册
十进制数
在DAC寄存器
模拟输出
电压(V)的
FFF
801
800
7FF
000
4095
2049
2048
2047
0
+ 4.095
+ 2.049
+ 2.048
+ 2.047
0
第0版
–5–