欢迎访问ic37.com |
会员登录 免费注册
发布采购

AD8244 参数 Datasheet PDF下载

AD8244图片预览
型号: AD8244
PDF下载: 下载PDF文件 查看货源
内容描述: 单电源,低功耗,高精度FET输入器Quad Buffer [Single-Supply, Low Power, Precision FET Input Quad Buffer]
分类和应用:
文件页数/大小: 20 页 / 448 K
品牌: AD [ ANALOG DEVICES ]
 浏览型号AD8244的Datasheet PDF文件第11页浏览型号AD8244的Datasheet PDF文件第12页浏览型号AD8244的Datasheet PDF文件第13页浏览型号AD8244的Datasheet PDF文件第14页浏览型号AD8244的Datasheet PDF文件第16页浏览型号AD8244的Datasheet PDF文件第17页浏览型号AD8244的Datasheet PDF文件第18页浏览型号AD8244的Datasheet PDF文件第19页  
数据表
输入保护
的所有终端
均提供ESD保护。在
此外,输入结构允许直流过载情况
到一个二极管的压降高于正电源和一个二极管压降
低于负电源电压。电压超过超过一个二极管压降
耗材引起的ESD二极管导通,使电流
流过二极管。因此,使用一个外部电阻器
系列与每个输入,以限制电流为超过电压
耗材。在任一情况下,该
输入安全处理
连续6毫安当前温度为室温。
对于应用中的
遇到极端过载
电压,如在心脏除颤器,使用外部串联电阻
和低泄漏二极管钳位,如FJH1100或BAV199L 。
AD8244
差分信号链
可用于缓冲差分的输入
放大器和仪表放大器利用
在JFET输入的特质。在应用中,如这些,这
使用两个信道的
以缓冲的正和负
的差分信号路径的,它是间的不匹配
信道,而不是绝对误差,即引入误差
到系统中。该
被设计成使得所述通道
紧密匹配,可用于在差动电路与
优异的成绩。通道至通道匹配误差
指定在设计过程中提供帮助。当驱动输入
仪表放大器,差动放大器,或其它的
差分输入电路,从信道增益匹配到
信道定义的共模抑制比(CMRR)
误差由引入到系统
本机
转化率如下:
CMRR
(分贝)= 20 ×日志
10
(100/Gain
匹配
(%))
JFET的夹断电压可以从信道变化到通道
并导致额外的不匹配时,所述JFET开始饱和
附近的正电源轨。该CMRR误差通过保持最小化
输入电压远离正输入范围的限制。因为
的输入阻抗非常高,所以CMRR实现在
微分系统居高不下,即使是大的或不匹配
源电阻。见典型性能特性
部分获取更多信息。
布局的注意事项
的输入
缓冲区是非常高的阻抗。
从漏电阻和寄生并联阻抗
电容在所述印刷电路板(PCB)的布局可能会严重
降低了JFET输入的性能。如果一个缓冲输出
使用以包围相应的输入节点时,泄漏
电阻和寄生电容的布局可保持
极低。删除阻焊从保护走线,以
防止表面漏电引起的污染。此外
门卫痕迹在初级侧,路线警卫跟踪各地
在网上输入在电路板的另一面的通孔为好。
保持可见的输出小的寄生电容
保持最佳的阶跃响应。在相同的用于放大器
信号路径,如缓冲电压用于IN-的两个输入
放大器或差分放大器,必须在阻抗匹配
输入痕迹。这包括长度匹配和对称的
痕迹。将任何输入电阻接近
输入
避免与跟踪寄生互动。如果其中一个通道是
不使用时,将输入连接到一个电压,它的线性内
的范围内,以避免过载的条件,可以与其它干扰
通道。悬空的输出。地方脱钩
电容,例如0.1μF的,靠近
较大的电容,
如10 F ,可用于更远离该设备。
低输出阻抗与频率的关系
的闭环输出阻抗
在增加
更高的频率时,环路增益被降低,如图
直接与轻微的驱动200 pF的
响,如图35,通过把一个小电阻
与输出串联,所述的容性负载驱动
可以增加。为需要的应用
输入
性能和在频率非常低的输出阻抗,
如找到一电缆的屏蔽层,切换负载,或大
电容在高频率的量,运算放大器可以是
在一个配置中添加的,如一个如图41这
配置时,运放输出阻抗的优点
在低频率,负载电容减小输出
阻抗在高频。通常情况下,R
O
× C
L
大约
等于R
F
× C
F
.
1/4
R
S
V
IN
AD8244
A1
R
O
V
OUT
C
L
C
F
11689-043
R
F
图41.添加一个运算放大器的输出阻抗低
第0版|第15页20