欢迎访问ic37.com |
会员登录 免费注册
发布采购

AD7858LARS 参数 Datasheet PDF下载

AD7858LARS图片预览
型号: AD7858LARS
PDF下载: 下载PDF文件 查看货源
内容描述: 3 V至5 V单电源, 200 kSPS的8通道, 12位采样ADC [3 V to 5 V Single Supply, 200 kSPS 8-Channel, 12-Bit Sampling ADC]
分类和应用:
文件页数/大小: 32 页 / 313 K
品牌: AD [ ANALOG DEVICES ]
 浏览型号AD7858LARS的Datasheet PDF文件第3页浏览型号AD7858LARS的Datasheet PDF文件第4页浏览型号AD7858LARS的Datasheet PDF文件第5页浏览型号AD7858LARS的Datasheet PDF文件第6页浏览型号AD7858LARS的Datasheet PDF文件第8页浏览型号AD7858LARS的Datasheet PDF文件第9页浏览型号AD7858LARS的Datasheet PDF文件第10页浏览型号AD7858LARS的Datasheet PDF文件第11页  
AD7858/AD7858L
引脚功能描述
1
2
助记符
CONVST
描述
转换的开始。逻辑输入。低到这个输入高电平的跳变放采样/保持进入保持模式
并启动转换。当这个输入没有使用,它应该连接到DV
DD
.
忙碌的输出。忙输出触发高由下降沿
CONVST
或上升边缘
CAL ,
并保持高电平,直到转换完成。 BUSY也用来表示当AD7858 /
AD7858L已经完成了片上校准过程。
睡眠输入/低功耗模式。为逻辑0,启动睡眠,并且所有电路断电,包括
内部基准电压源提供没有转换或校准正在进行。校准
数据将被保留。的逻辑1的结果在正常运行。详细信息请参见掉电部分。
基准输入/输出。该引脚通过一个串联电阻器,连接到内部基准和是
参考源的模拟 - 数字转换器。标称参考电压为2.5 V,这
出现在销。该管脚可以由外部参考或过驱动可以作为高为AV
DD
.
当此引脚连接到AV
DD,
或者当外部施加的基准方法的AV
DD
中,C
REF1
还应拴AV
DD
.
模拟正电源电压+3.0 V至+5.5 V.
模拟地。对于采样/保持,参考和DAC的参考地。
参考电容( 0.1
µF
多层陶瓷电容) 。该外部电容器被用作电荷源对
内部DAC 。该电容应的引脚与AGND之间的捆绑。
参考电容( 0.01
µF
陶瓷盘) 。这个外部电容器一起使用的导通
片内基准。该电容应的引脚与AGND之间的捆绑。
模拟输入。这可以作为八个单端输入8个模拟输入(参考AGND )
或四个伪差分输入。选择通过写控制寄存器的信道构成。
无论是正面和负面的投入不能低于AGND以上AV
DD
在任何时间。另外,位置
略去投入不能低于负输入端。见表III进行通道选择。
校准输入。该引脚具有0.15的内部上拉电流源
µA.
在这个引脚复位的逻辑0
所有的校准控制逻辑,并启动其上升沿校准。有连接的选择
从这个引脚10 nF的电容到DGND ,以便在上电时自动自校准。这
输入覆盖所有其他内部操作。如果不需要的自动校准,该引脚应连接
到逻辑高。
数字电源电压+3.0 V至+5.5 V.
数字地。接地参考点的数字电路。
串行数据输出。的数据输出被提供给该引脚为16位串行字。
串行数据输入。将要写入的数据被施加到该引脚串行形式( 16位字) 。该引脚可
用作输入引脚或I / O引脚根据不同的串行接口模式的部分是(见表十)。
主时钟信号的装置(4 MHz的AD7858 , 1.8兆赫AD7858L ) 。设置转换和卡利
bration次。
串行口的时钟。逻辑输入。用户必须提供该输入的串行时钟。
帧同步。逻辑输入。该引脚电平触发低有效帧串行时钟读
操作和写操作(见表IX) 。
3
睡觉
4
REF
IN
/ REF
OUT
5
6
7
8
AV
DD
AGND
C
REF1
C
REF2
9-16 AIN1 - AIN8
17
CAL
18
19
20
21
22
23
24
DV
DD
DGND
DOUT
DIN
CLKIN
SCLK
SYNC
版本B
–7–