欢迎访问ic37.com |
会员登录 免费注册
发布采购

AD7701AN 参数 Datasheet PDF下载

AD7701AN图片预览
型号: AD7701AN
PDF下载: 下载PDF文件 查看货源
内容描述: LC2MOS 16位A / D转换器 [LC2MOS 16-Bit A/D Converter]
分类和应用: 转换器
文件页数/大小: 16 页 / 314 K
品牌: AD [ ANALOG DEVICES ]
 浏览型号AD7701AN的Datasheet PDF文件第8页浏览型号AD7701AN的Datasheet PDF文件第9页浏览型号AD7701AN的Datasheet PDF文件第10页浏览型号AD7701AN的Datasheet PDF文件第11页浏览型号AD7701AN的Datasheet PDF文件第13页浏览型号AD7701AN的Datasheet PDF文件第14页浏览型号AD7701AN的Datasheet PDF文件第15页浏览型号AD7701AN的Datasheet PDF文件第16页  
AD7701
表Ⅲ。校准真值表
CAL
SC1
0
1
0
1
SC2
0
1
1
0
CAL类型
自校正
系统失调
系统增益
系统失调
零基准
AGND
A
IN
A
IN
FS参考
V
REF
A
IN
V
REF
顺序
一步
第1步
第2步
一步
校准时间
3145655时钟周期
1052599时钟周期
1068813时钟周期
2117389时钟周期
DRDY
保持整个校准过程高。在自校准模式,
DRDY
瀑布一旦AD7701已落户到模拟输入。在所有其它模式
DRDY
瀑布作为设备开始定居。
多路转换器和AD7701之间被除去。运算放大器
和其它信号调节电路可以在前面使用
在AD7701 ,而不用担心它们的绝对收益或
偏移误差。注意,参考的绝对值
提供给AD7701不再重要,只要它具有
校准周期之间有足够的短期稳定性,充分
刻度校准到系统参考。
如果系统的偏移误差是重要的,但系统增益误差
不是,则一个一个步骤的系统校准可被执行
高SC1和SC2低。在这种情况下,偏移校正对
A
IN
,它应该在被连接到系统REF劳
校准,但满量程校准对AD7701的
V
REF
输入。
系统校准方案将产生比自我更准确
校准时,即使不存在系统误差。用自
校准,误差是由于信号源阻抗不匹配引起
在校准过程中的参考文献( AGND和V之间
REF
)
与正常运转时的模拟输入端。在卡利系统
bration ,源阻抗本质上仍然是相同的,
这样的理论的限制系统精度校准
分辨率。的实际限制是AD7701的本底噪声。
另外,在系统校准, “REF LO”不一定
意味着系统地或零伏特。该AD7701可
校准的任何两个电压躺下内之间进行测量
通过故意制造REF LO的校准范围非零值。
例如,如果REF LO为+0.5 V和REF HI为+ 2.5V时,
单极跨度将这些极限之间。
校准范围
通过CAL校准开始周期的类型由下式确定
的SC1和SC2的输入,按照表III中。
在AD7701的功耗和温度漂移
初始校准前低,无预热时间是必需的
化的处理。然而,该系统的参考必须具有
稳定校准开始之前。
电源排序
正数字电源( DV
DD
)不得超过
正模拟电源( AV
DD
)超过0.3 V电源
电源排序是非常重要的。如果独立的模拟和
数字电源时,必须小心,以确保
模拟电源上电第一。
它也是重要的功率施加到AD7701前
在V信号
REF
, A
IN
或逻辑输入引脚,以避免任何
可能性的闩锁。如果单独的电源被用于
AD7701和系统的数字电路,则AD7701
应先通电。
一个典型的计划从一组供电的AD7701
±
5伏轨中示出了系统连接图,图7 。
在该电路中的AV
DD
和DV
DD
沿各自被带到
从相同的+5 V电源轨。因此,不存在可能性
数字电源上来模拟电源之前。
接地
的AD7701采用模拟地连接, AGND ,作为
测量参考点。它应该被用作参考
节点用于将模拟输入信号与参考电压
在V
REF
引脚。
模拟和数字电源的AD7701是死
分别钉扎出到模拟之间的最小耦合
和数字芯片的部分。所有四个用品应
分别分离到各自的理由,如图
在AD7701中图7.片上数字滤波进一步
提高电源抑制由噪声衰减喷入
入转换过程。
单电源供电
在设计系统校准方案,必须小心
以保证最坏情况下的系统错误不会导致
要超过AD7701的超量程扩展空间。虽然
偏移所引起的测量误差和增益误差可
置空出来,实际的误差电压将仍然存在于
模拟输入,并可能导致过载的模拟调制器的
或数字滤波器的溢出。与2.5 V基准电压时,
最大输入电压为(+ V
REF
+100毫伏) ,最小
输入电压(-V
REF
- 100毫伏) 。
上电和校准
校准周期必须进行上电后,以初始
IZE设备到一致的起始条件和正确的卡利
bration 。在CAL引脚必须保持高电平至少有四个钟
个周期,在这之后是在下降沿开始校准
CAL和花费最多3145655个时钟周期(近似
三方共同768毫秒,以4.096 MHz时钟) 。见表III 。
图17示出一个电路的AD7701从单个电源
+10 V电源,使用一个运算放大器来提供半电源为参考
ENCE点AGND和DGND 。随着数字I / O引脚
参照这一点,电平转换时需要外部
数字通信。如果电隔离是必需的,在
系统中,电平转换和隔离都可以通过提供
光隔离器。
–12–
Rev. D的