欢迎访问ic37.com |
会员登录 免费注册
发布采购

AD7528JR 参数 Datasheet PDF下载

AD7528JR图片预览
型号: AD7528JR
PDF下载: 下载PDF文件 查看货源
内容描述: CMOS双8位缓冲乘法DAC [CMOS Dual 8-Bit Buffered Multiplying DAC]
分类和应用:
文件页数/大小: 8 页 / 191 K
品牌: AD [ ANALOG DEVICES ]
 浏览型号AD7528JR的Datasheet PDF文件第1页浏览型号AD7528JR的Datasheet PDF文件第2页浏览型号AD7528JR的Datasheet PDF文件第3页浏览型号AD7528JR的Datasheet PDF文件第4页浏览型号AD7528JR的Datasheet PDF文件第6页浏览型号AD7528JR的Datasheet PDF文件第7页浏览型号AD7528JR的Datasheet PDF文件第8页  
AD7528
V
IN
A
(± 10V)
R1
1
R2
1
V
DD
DB0
数据
输入
DB7
输入
卜FF器
LATCH
DAC A
R
FB
A
OUT A
AGND
AGND
C1
2
V
OUT
A
表一单极性的二进制代码表
DAC锁存器的内容
最高位
最低位
11111111
10000001
10000000
V
OUT
B
AGND
模拟输出
( DAC A或DAC B)
255
–V
IN
256
129
–V
IN
256
V
128
–V
IN
 = −
IN
256
2
127
–V
IN
256
1
–V
IN
256
0
–V
IN
 =
0
256
1
(
V
)
256
IN
DAC A /
DAC B
CS
WR
DGND
AD7528
控制
逻辑
LATCH
DAC B
R4
1
R
FB
B
OUT B
C2
2
01111111
00000001
00000000
注: 1 LSB =
2
−8
(
V
IN
)
=
R3
1
V
IN
B
(± 10V)
注意事项:
1
R1,R2和R3 , R4只用IF增益调整是必需的。
请参阅表三推荐值。
2
C1 , C2相位补偿(一个10pF - 15pF的)时,需要
使用高速放大器,以防止发生响铃或振动。
( )
图4.双DAC单极性的二进制运算
( 2象限乘法) ;见表一
V
IN
A
(± 10V)
R5
20k
R1
1
R2
1
V
DD
DB0
数据
输入
DB7
输入
卜FF器
LATCH
DAC A
R
FB
A
OUT A
AGND
AGND
DAC A /
DAC B
CS
WR
DGND
R6
2
20k
R7
2
10k
C1
3
A1
A2
R11
5k
AGND
V
OUT
A
表II中。双极性(偏移二进制)代码表
DAC锁存器的内容模拟输出
最高位
最低位
( DAC A或DAC B)
11111111
10000001
10000000
0
1
–V
IN
128
127
–V
IN
128
128
–V
IN
128
1
(
V
)
128
IN
127
+V
IN
128
AD7528
控制
逻辑
LATCH
DAC B
R4
1
R
FB
B
OUT B
AGND
R3
1
C2
3
A3
R9
2
10k
R10
2
20k
A4
R12
5k
AGND
V
OUT
B
R8
20k
01111111
00000001
00000000
注: 1 LSB =
2
−7
(
V
IN
)
=
V
IN
B
(± 10V)
注意事项:
1
R1,R2和R3 , R4只用IF增益调整是必需的。
请参阅表三推荐值。
调整R1 FOR V
OUT
A = 0V代码为10000000的DAC锁存器。
调整R3 FOR V
OUT
B = 0V代码为10000000 DAC B锁存器。
2
匹配与跟踪是必不可少的电阻对
R6,R7和R9,R10 。
3
C1 , C2相位补偿(一个10pF - 15pF的)可能需要
如果A1 / A3是一款高速放大器。
( )
表Ⅲ。推荐微调电阻
值与等级
图5.双路DAC双极性工作
( 4象限乘法) ;见表二
TRIM
电阻器
R1; R3
R2; R4
焦耳/ A / S
1k
330
K / B / T
500
150
L / C / U
200
82
版本B
–5–