欢迎访问ic37.com |
会员登录 免费注册
发布采购

AD7524JR-REEL 参数 Datasheet PDF下载

AD7524JR-REEL图片预览
型号: AD7524JR-REEL
PDF下载: 下载PDF文件 查看货源
内容描述: [IC PARALLEL, 8 BITS INPUT LOADING, 0.5 us SETTLING TIME, 8-BIT DAC, PDSO16, SOIC-16, Digital to Analog Converter]
分类和应用:
文件页数/大小: 8 页 / 164 K
品牌: AD [ ANALOG DEVICES ]
 浏览型号AD7524JR-REEL的Datasheet PDF文件第1页浏览型号AD7524JR-REEL的Datasheet PDF文件第2页浏览型号AD7524JR-REEL的Datasheet PDF文件第4页浏览型号AD7524JR-REEL的Datasheet PDF文件第5页浏览型号AD7524JR-REEL的Datasheet PDF文件第6页浏览型号AD7524JR-REEL的Datasheet PDF文件第7页浏览型号AD7524JR-REEL的Datasheet PDF文件第8页  
AD7524
绝对最大额定值*
(T
A
= + 25℃ ,除非另有说明)
V
DD
到GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 0.3 V , 17 V
V
RFB
到GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
±
25 V
V
REF
到GND 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。
±
25 V
数字输入电压至GND 。 。 。 。 。 。 。 。 0.3 V到V
DD
+0.3 V
OUT1 , OUT2接地。 。 。 。 。 。 。 。 。 。 。 。 。 0.3 V到V
DD
+0.3 V
*条件超过上述“绝对最大额定值”,可能会导致
永久损坏设备。这是一个额定值只和功能
该设备在这些或以上的任何其它条件的操作指示的
本规范的业务部门是不是暗示。暴露在绝对
最大额定值条件下工作会影响器件的可靠性。
功率耗散(任何套餐)
至+ 75°C 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 450毫瓦
额定值下降75℃以上通过。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 6毫瓦/°C的
工作温度
商业的( J,K, L)的。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -40 ° C至+ 85°C
工业(A , B,C ) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -40 ° C至+ 85°C
扩展( S,T , U) 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -55 ° C至+ 125°C
储存温度。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 。 -65 ° C至+ 150°C
引线温度(焊接, 10秒) 。 。 。 。 。 。 。 。 。 。 。 + 300℃
小心
ESD (静电放电)敏感器件。静电荷高达4000 V容易
积聚在人体和测试设备,可排出而不被发现。
虽然AD7524具有专用ESD保护电路,可能永久的损坏
发生在受到高能静电放电设备。因此,适当的ESD
预防措施建议,以避免性能下降或功能丧失。
警告!
ESD敏感器件
术语
相对精度:
从偏差的测量
直线通过DAC传输函数的端点。
通常表示为满量程的百分比。对于
AD7524 DAC ,这也适用在整个V
REF
范围内。
在DAC的失调误差后,全1已经调整了
并用LSB表示。增益误差是可调节到零
外接电位器。
馈通误差:
错误所造成的电容cou-
从V耦
REF
与输出都将关闭。
分辨率:
价值LSB 。例如,一个单极CON-
输出电容:
从OUT1能力和
变频器与n位有(一决议2
–n
) (V
REF
) 。双极CON-
OUT2端子接地。
n位的变流器的分辨率为[ 2
–(n–1)
] [V
REF
] 。决议中没有
输出漏电流:
目前出现
这样意味着线性度。
与所有数字输入低电平或OUT2 OUT1端
增益误差:
增益误差是输出误差的测量BE-
终端当所有输入为高电平。这是一个错误的电流
吐温一个理想的DAC和实际设备的输出。据测定
这有助于在放大器输出端的偏移电压。
销刀豆网络gurations
DIP , SOIC
PLCC
LCCC
版本B
–3–