欢迎访问ic37.com |
会员登录 免费注册
发布采购

ADSP-BF531WBBZ-4A 参数 Datasheet PDF下载

ADSP-BF531WBBZ-4A图片预览
型号: ADSP-BF531WBBZ-4A
PDF下载: 下载PDF文件 查看货源
内容描述: Blackfin嵌入式处理器 [Blackfin Embedded Processor]
分类和应用:
文件页数/大小: 60 页 / 3025 K
品牌: ADI [ ADI ]
 浏览型号ADSP-BF531WBBZ-4A的Datasheet PDF文件第46页浏览型号ADSP-BF531WBBZ-4A的Datasheet PDF文件第47页浏览型号ADSP-BF531WBBZ-4A的Datasheet PDF文件第48页浏览型号ADSP-BF531WBBZ-4A的Datasheet PDF文件第49页浏览型号ADSP-BF531WBBZ-4A的Datasheet PDF文件第51页浏览型号ADSP-BF531WBBZ-4A的Datasheet PDF文件第52页浏览型号ADSP-BF531WBBZ-4A的Datasheet PDF文件第53页浏览型号ADSP-BF531WBBZ-4A的Datasheet PDF文件第54页  
ADSP-BF531/ADSP-BF532  
160-BALL BGA PINOUT  
Table 33 lists the BGA pinout by signal. Table 34 on Page 51  
lists the BGA pinout by ball number.  
Table 33. 160-Ball Mini-BGA Ball Assignment (Alphabetically by Signal)  
Signal  
ABE0  
Ball No.  
H13  
H12  
J14  
Signal  
DATA4  
DATA5  
DATA6  
DATA7  
DATA8  
DATA9  
DATA10  
DATA11  
DATA12  
DATA13  
DATA14  
DATA15  
DR0PRI  
DR0SEC  
DR1PRI  
DR1SEC  
DT0PRI  
DT0SEC  
DT1PRI  
DT1SEC  
EMU  
Ball No.  
N8  
Signal  
GND  
GND  
GND  
GND  
GND  
GND  
MISO  
MOSI  
NMI  
Ball No.  
L6  
Signal  
SCK  
Ball No.  
D1  
ABE1  
P8  
L8  
SCKE  
B13  
C13  
D13  
D12  
P2  
ADDR1  
ADDR2  
ADDR3  
ADDR4  
ADDR5  
ADDR6  
ADDR7  
ADDR8  
ADDR9  
ADDR10  
ADDR11  
ADDR12  
ADDR13  
ADDR14  
ADDR15  
ADDR16  
ADDR17  
ADDR18  
ADDR19  
AMS0  
M7  
N7  
L10  
M4  
M10  
P14  
E2  
SMS  
K14  
L14  
J13  
SRAS  
P7  
SWE  
M6  
N6  
TCK  
K13  
L13  
K12  
L12  
M12  
M13  
M14  
N14  
N13  
N12  
M11  
N11  
P13  
P12  
P11  
E14  
F14  
F13  
G12  
G13  
E13  
G14  
H14  
P10  
N10  
N4  
TDI  
M3  
N3  
P6  
D3  
B10  
D2  
C1  
TDO  
M5  
N5  
TFS0  
H3  
PF0  
TFS1  
E1  
P5  
PF1  
TMR0  
L2  
P4  
PF2  
C2  
TMR1  
M1  
K2  
K1  
PF3  
C3  
TMR2  
J2  
PF4  
B1  
TMS  
N2  
G3  
PF5  
B2  
TRST  
N1  
F3  
PF6  
B3  
TSCLK0  
TSCLK1  
TX  
J1  
H1  
PF7  
B4  
F1  
H2  
PF8  
A2  
A3  
A4  
A5  
B5  
K3  
F2  
PF9  
VDDEXT  
VDDEXT  
VDDEXT  
VDDEXT  
VDDEXT  
VDDEXT  
VDDEXT  
VDDEXT  
VDDEXT  
VDDEXT  
VDDEXT  
VDDEXT  
VDDINT  
VDDINT  
VDDINT  
VDDINT  
VDDINT  
VDDINT  
VDDRTC  
VROUT0  
VROUT1  
XTAL  
A1  
E3  
PF10  
PF11  
PF12  
PF13  
PF14  
PF15  
PPI_CLK  
PPI0  
PPI1  
PPI2  
PPI3  
RESET  
RFS0  
RFS1  
RSCLK0  
RSCLK1  
RTXI  
RTXO  
RX  
C7  
M2  
A10  
A14  
B11  
C4  
C12  
D5  
GND  
AMS1  
GND  
B6  
D9  
AMS2  
GND  
A6  
C6  
F12  
G4  
AMS3  
GND  
AOE  
GND  
C5  
C9  
J4  
ARDY  
GND  
C11  
D4  
C8  
J12  
L7  
ARE  
GND  
B8  
AWE  
GND  
D7  
A7  
B7  
L11  
P1  
BG  
GND  
D8  
BGH  
GND  
D10  
D11  
F4  
C10  
J3  
D6  
BMODE0  
BMODE1  
BR  
GND  
E4  
P3  
GND  
G2  
L1  
E11  
J11  
L4  
D14  
A12  
B14  
M9  
GND  
F11  
G11  
H4  
CLKIN  
GND  
G1  
A9  
A8  
L3  
CLKOUT  
DATA0  
DATA1  
DATA2  
DATA3  
GND  
L9  
GND  
H11  
K4  
B9  
N9  
GND  
A13  
B12  
A11  
P9  
GND  
K11  
L5  
SA10  
SCAS  
E12  
C14  
M8  
GND  
Rev. D  
|
Page 50 of 60  
|
August 2006