欢迎访问ic37.com |
会员登录 免费注册
发布采购

P3C1041-10JI 参数 Datasheet PDF下载

P3C1041-10JI图片预览
型号: P3C1041-10JI
PDF下载: 下载PDF文件 查看货源
内容描述: 高速256K ×16 ( 4 MEG )静态CMOS RAM [HIGH SPEED 256K x 16 (4 MEG) STATIC CMOS RAM]
分类和应用:
文件页数/大小: 10 页 / 291 K
品牌: PYRAMID [ PYRAMID SEMICONDUCTOR CORPORATION ]
 浏览型号P3C1041-10JI的Datasheet PDF文件第1页浏览型号P3C1041-10JI的Datasheet PDF文件第2页浏览型号P3C1041-10JI的Datasheet PDF文件第4页浏览型号P3C1041-10JI的Datasheet PDF文件第5页浏览型号P3C1041-10JI的Datasheet PDF文件第6页浏览型号P3C1041-10JI的Datasheet PDF文件第7页浏览型号P3C1041-10JI的Datasheet PDF文件第8页浏览型号P3C1041-10JI的Datasheet PDF文件第9页  
P3C1041  
POWER DISSIPATION CHARACTERISTICS VS. SPEED  
Temperature  
Symbol  
Parameter  
Unit  
Range  
–12 –15 –20  
–10  
90  
N/A  
mA  
mA  
Commercial  
Industrial  
75  
85  
80  
ICC  
Dynamic Operating Current*  
85  
95  
90  
*VCC = 3.6V. Tested with outputs open. f = Max. Switching inputs are 0V and 3V. CE = VIL, OE = VIH.  
AC ELECTRICAL CHARACTERISTICS—READ CYCLE  
(VCC = 3.3V ± 0.3V, All Temperature Ranges)(2)  
-10  
-12  
-15  
-20  
Min Max  
Sym.  
Parameter  
Unit  
Min  
Max  
Max  
Min  
Max  
Min  
tRC  
tAA  
12  
10  
15  
ReadCycleTime  
20  
20  
ns  
ns  
12  
12  
Address Access Time  
10  
10  
15  
15  
tAC  
20  
ns  
Chip Enable Access Time  
OutputHoldfromAddressChange  
Chip Enable to Output in Low Z  
ns  
ns  
3
3
3
3
3
3
3
3
tOH  
tLZ  
tHZ  
tOE  
8
8
ns  
ns  
Chip Disable to Output in High Z  
Output Enable Low to Data Valid  
5
5
6
6
7
7
tOLZ  
tOHZ  
tPU  
ns  
ns  
ns  
Output Enable Low to Low Z  
Output Enable High to High Z  
Chip Enable to Power Up Time  
0
0
0
0
0
0
0
8
0
5
6
7
Chip Disable to Power Down Time  
Byte Enable to Data Valid  
tPD  
tBE  
tLZBE  
tHZBE  
ns  
ns  
10  
5
12  
6
15  
7
20  
8
0
0
Byte Enable to Low Z  
Byte Disable to High Z  
0
0
ns  
ns  
6
6
7
8
Document # SRAM130 REV OR  
Page 3 of 10