April 2007
rev 1.2
ASM2I9940L
Block Diagram
PECL_CLK
PECL_CLK
0
1
Q0
LVCMOS_CLK
16
LVCMOS_CLK_Sel
(Internal Pulldown)
Q1-Q16
Q17
Pin Diagram
24 23 22 21 20 19 18 17
GNDO
Q5
25
16
15
14
13
12
11
10
9
VCCO
Q12
Q13
Q14
GNDO
Q15
Q16
Q17
26
27
28
29
30
31
32
Q4
Q3
ASM2I9940L
VCC0
Q2
Q1
Q0
1
2
3
4
5
6
7
8
Table 1. Function Table
LVCMOS_CLK_Sel
Table 2. Power Supply Voltages
Input
Supply Pin
Voltage Level
2.5V or 3.3V ± 5%
VCCI
0
1
PECL_CLK
VCCO
2.5V or 3.3V ± 5%
LVCMOS_CLK
Low Voltage 1:18 Clock Distribution Chip
2 of 13
Notice: The information in this document is subject to change without notice.