EBJ10EE8BAWA
Block Diagram
VDD
VTT
Rs1
Rs1
Rs1
DQS7
/DQS7
DM7
DQS
/CK0
CK0
D7
/DQS
3
Command
17
DM
ZQ
ZQ
ZQ
Address, BA
/CS0
8
DQ0
Rs1
DQ56
to DQ63
to DQ7
ODT0
CKE0
Rs1
Rs1
Rs1
Rs1
Rs1
Rs1
DQS0
/DQS0
DM0
DQS6
/DQS6
DM6
DQS
/DQS
DM
DQS
D0
D1
D2
D3
D6
D5
D4
D8
/DQS
DM
ZQ
8
8
Rs1
DQ0
Rs1
DQ0
DQ0
to DQ7
DQ48
to DQ55
to DQ7
to DQ7
Rs1
Rs1
Rs1
Rs1
Rs1
Rs1
DQS5
/DQS5
DM5
DQS1
/DQS1
DM1
DQS
/DQS
DM
DQS
/DQS
DM
ZQ
8
8
Rs1
Rs1
DQ0
DQ0
DQ8
to DQ15
to DQ7
DQ40
to DQ47
to DQ7
Rs1
Rs1
Rs1
Rs1
Rs1
Rs1
DQS4
/DQS4
DM4
DQS2
/DQS2
DM2
DQS
/DQS
DM
DQS
/DQS
DM
ZQ
ZQ
Rs1
8
8
Rs1
DQ0
DQ0
DQ16
to DQ23
DQ32
to DQ39
to DQ7
to DQ7
Rs1
Rs1
Rs1
Rs1
Rs1
DQS3
/DQS3
DM3
DQS8
/DQS8
DM8
DQS
/DQS
DM
DQS
/DQS
DM
Rs1
ZQ
ZQ
8
8
Rs1
DQ0
DQ0
Rs1
DQ24
to DQ31
to DQ7
to DQ7
CB0
to CB7
/RESET
/RESET:SDRAMs (D0 to D8)
Serial PD
SDA
VTT
VDDSPD
VREFCA
SCL
SCL
SDA
SPD
SDRAMs (D0 to D8)
SDRAMs (D0 to D8)
SDRAMs (D0 to D8)
SA0
SA1
SA2
A0
A1
A2
U1
VREFDQ
VDD
/EVENT
/EVENT
VSS
SDRAMs (D0 to D8), SPD
Notes :
* D0 to D8: 1G bits DDR3 SDRAM
Address, BA: A0 to A13, BA0 to BA2
Command: /RAS, /CAS, /WE
U1: 256 bytes EEPROM
Rs1: 15Ω
1. DQ wiring may be changed within a byte.
2. DQ, DQS, /DQS, ODT, DM, CKE, /CS relationships
must be maintained as shown.
Rs2: 39Ω
Rs3: 36Ω
Rs4: 240Ω
D0
D1
D2
D3
D8
D4
D5
D6
D7
Address and Control lines
Data Sheet E1368E30 (Ver. 3.0)
9