欢迎访问ic37.com |
会员登录 免费注册
发布采购

B9947 参数 Datasheet PDF下载

B9947图片预览
型号: B9947
PDF下载: 下载PDF文件 查看货源
内容描述: 3.3V , 160兆赫, 1 : 9时钟分配缓冲区 [3.3V, 160-MHz, 1:9 Clock Distribution Buffer]
分类和应用: 时钟
文件页数/大小: 5 页 / 61 K
品牌: CYPRESS [ CYPRESS SEMICONDUCTOR ]
 浏览型号B9947的Datasheet PDF文件第2页浏览型号B9947的Datasheet PDF文件第3页浏览型号B9947的Datasheet PDF文件第4页浏览型号B9947的Datasheet PDF文件第5页  
B9947
3.3V , 160兆赫, 1 : 9时钟分配缓冲区
产品特点
160 - MHz时钟支持
LVCMOS / LVTTL兼容输入
9时钟输出:驱动多达18时钟线
同步输出使能
输出三态控制
350 ps的最大输出至输出扭曲
引脚兼容MPC947
工业级温度范围。范围:-40 ° C至+ 85°C
32引脚TQFP封装
描述
所述B9947是与一个低电压时钟分配缓冲器
能力选择两个LVCMOS 1 / LVTTL兼容
时钟输入。这两个时钟源可以被用来提供
测试时钟以及主系统时钟。所有其他CON-
控制输入是LVCMOS / LVTTL兼容。这九个输出
是3.3V LVCMOS或LVTTL兼容,可驱动两个
系列端接50Ω传输线。有了这个功能
该B9947具有1:18的有效扇出。输出可
也可以经由三态输入的TS # 3态。低输出
放至输出时滞使B9947的理想时钟分布
嵌套的时钟树中的最苛刻的缓冲区化
同步系统。
所述B9947还提供了一个同步输出使能输入
用于允许或禁止输出时钟。由于该输入
内部同步于输入时钟,电势输出
毛刺或欠幅脉冲产生被淘汰。
框图
引脚配置
VSS
VDDC
Q0
VSS
Q1
VDDC
Q2
VSS
VDD
TCLK0
TCLK1
TCLK_SEL
SYNC_OE
TS #
0
1
VDDC
9
Q0-Q8
32
31
30
29
28
27
26
25
VSS
TCLK_SEL
TCLK0
TCLK1
SYNC_OE
TS #
VDD
VSS
1
2
3
4
5
6
7
8
24
23
22
21
20
19
18
17
B9947
9
10
11
12
13
14
15
16
VSS
Q3
VDDC
Q4
VSS
Q5
VDDC
VSS
赛普拉斯半导体公司
文件编号: 38-07078牧师* C
3901北一街
圣荷西
VSS
VDDC
Q8
VSS
Q7
VDDC
Q6
VSS
CA 95134 • 408-943-2600
修订后的2002年12月22日